Biographie
Je suis actuellement post-doctorant en sécurité informatique au LAAS-CNRS de Toulouse en France. Je travaille au côté de Vincent Migliore sur la conception de processeurs sécurisés contre les attaques par canaux auxiliaires (consommation d'énergie et émissions électromagnétiques). Précédemment, j'ai obtenu un diplôme d'ingénieur par apprentissage en électronique et microélectronique à PHELMA - Grenoble INP. Ensuite, durant mon doctorat, j'ai travaillé dans l'équipe CIDRE de l'Inria à Rennes, supervisé par Ronan Lashermes.Sujets d'intérêts
- Architecture des processeurs
- Conception de circuits numériques
- Sécurité matérielle
- Interface logiciel/matériel
- Attaques par canaux auxiliaires
Expériences professionnelles
- 2021/11 - Aujourd'hui: Post-doctorant LAAS-CNRS, Toulouse, France
- 2018/10 - 2021/09: Doctorant Inria, Rennes, France
- 2015/09 - 2018/08: Apprenti ingénieur Dolphin Integration (devenu Dolphin Design), Meylan, France
Parcours scolaire
- Doctorat en informatique, 2021 Garantir l'isolation microarchitecturale des processeurs Université de Rennes 1, France
- École d'ingénieurs, 2018 PHELMA - Grenoble INP, France
- DUT Mesures Physiques, 2015 IUT Paul Sabatier, Toulouse, France
Enseignements
Aussi bien durant ma thèse que durant mon post-doctorat, j'ai pu assurer des vacations dans les cours suivant:Cours | Institution | Année | Niveau |
---|---|---|---|
Conception numérique - VHDL | Université de Rennes 1 | 2019-2021 | Master 1 |
Langage d'assemblage - Arm | INSA Toulouse | 2021-2023 | Licence 3 |
Programmation Orientée Objet- C++ | INSA Toulouse | 2021-2022 | Licence 3 |
Architecture des ordinateurs | INSA Toulouse | 2022-2023 | Licence 2 |
Microcontrôleurs - C | INSA Toulouse | 2022-2023 | Master 1 |
Publications
2021
-
Garantir l'isolation microarchitecturale des processeursManuscrit de thèseTheses.fr Diapos
-
Under the dome: preventing hardware timing leakagesInternational Conference on Smart Card Research and Advanced Applications (CARDIS 2021)HAL Conference Diapos
-
Electromagnetic Fault Injection against a Complex CPU, toward New Micro-ArchitecturalFault ModelsJournal of Cryptographic Engineering (JCEN 2021)HAL
2020
-
Recommendations for a Radically Secure ISAFourth Workshop on Computer Architecture Research with RISC-V (CARRV 2020)HAL Workshop Diapos
Talks
2021
2019
-
Microarchitecture securityWorkshop on Practical Hardware Innovation in Security and Characterization (PHISIC 2019)Workshop Diapos
Projects
-
IDROMEL - Conception de systèmes sécurisés par une réduction des effets de lamicro-architecture sur les attaques par canaux auxiliaires